购物车0种商品
IC邮购网-IC电子元件采购商城
【图】除法运算电路图及原理
(2023/11/27 18:00:00)
除法运算电路图及原理
除法运算电路图及原理


图5.4-33为除法运算电路。将乘法器置于运算放大器的负反馈环路中,则可构成除法运算电路。由图知,∑点为滤地点,R1=R2,则必有:







必须指出,在图5.4-33电路中,为了得到适当的反馈极性,输入信号UI2,必须是正的,否则正反馈将导致运算放大器停止正常工作而闭锁电源电压。因此,图5.4-33所示的除法电路是一个Ⅱ象限除法器。



如果UI2为负值,则应采用图5.4-34所示电路。该电路是在反馈回路中引入负相乘增益乘法器。为了得到适当的反馈极性,输入信号UI2必须是负的。







浏览:(206)| 评论( 0 )
博文评论

  • 昵 称:
  • 内 容:10~250个字符
  • 验证码: 验证码看不清楚?请点击刷新验证码
  •                      
  • 博文分类

    热点博文

    最新博文

    最新评论

    IC电子元件查询
    IC邮购网电子元件品质保障