工作原理:起振时Rt较大 使A>3,易起振。当uo幅度自激增长时, Rt减小,A减小。当uo幅度达某一值时, A→3。当uo进一步增大时, RT再减小 ,使A<3。 因此uo幅度自动稳定于某一幅值。
起振时D1、D2不导通,Rf1+Rf2略大于2R1。随着uo的增加, D1、D2逐渐导通,Rf2被短接,A自动下降,起到稳幅作用。
FPGA - 现场可编程门阵列最新元器件邮购:
IC邮购网免责条款关于IC邮购网联系我们电子元件最新产品列表
© 2010 IC邮购网 icyougou.com版权所有